Blogposts tagged intelf.zz.dehttps://f.zz.de/tags/intel/f.zz.deikiwiki2018-01-05T13:00:24ZMeltdown and Spectrehttps://f.zz.de/posts/201801051352.meltdown_and_spectre/Florian Lohoff2018-01-05T13:00:24Z2018-01-05T12:52:32Z
<p>Da haben wir ja wirklich Bugs apokalyptischen Ausmaßes. Das spannende
ist eigentlich das speculation immer schon ein Problem war.</p>
<p>1996 kam der R10000 oder R10k von Mips Inc. Schon in der Entwicklung war
klar das es Probleme mit speculative loads und stores gab. D.h. die CPU
hat einfach mal im Speicher gelesen was sie so meinte was demnächst gebraucht
werden könnte. Da die Mips CPUs alle einen Soft TLB haben ist das natürlich
sofort aufgefallen das da loads laufen und der entsprechende Prozess wurde
entsprechend gekillt. Es gab dann je nach Workstation unterschiedliche
Workarounds die entsprechend cache invalidation betrieben haben oder über
das mapping von teilen des Kernels und Userspaces eben auch wie die aktuelle
Kernel Page Table Isolation den Kernel unerreichbar machten.</p>
<p>Zur fast derselben Zeit (1995) kam die Intel P6 Architektur mit dem Pentium
Pro. Alle Intel CPUs bis auf wenige Ausnahmen sind von den jetzigen Problemen
betroffen. Man hat bei Intel 22 JAHRE! gebraucht um den Side Channel zu
entdecken.</p>
<p>Ein Schelm wer böses dabei denkt. Vielleicht wollte man den Side Channel
einfach nur für die Schlapphüte offen lassen.</p>
<p>Nun jedoch ist das Chaos perfekt. Jegliche Arten von memory protection über
die MMU sind ad absurdum geführt. Es gibt microcode updates, kernel patches
und natürlich jede menge neue Browser um die möglichkeit der Ausnutzung
über den untrustet code in der Javascript JIT engine zu minimieren.</p>
<p>Dabei ist das ausmaß des Totalschades noch nichteinmal absehbar.</p>
<p>Klar ist - Wir brauchen komplett neue CPU designs. Vielleicht war ia64
von Intel doch der richtige weg.</p>
Security <here>https://f.zz.de/posts/201706010933.security_here/Florian Lohoff2017-06-01T07:33:49Z2017-06-01T07:33:07Z
<p>Es ist schon schön wenn ein Security Advisory in 4 Zeichen passt.</p>
<p><a href="https://f.zz.de/media/201706010933.security_here.xl710-2017-06-01_09-32-29.png"><img src="https://f.zz.de/media/201706010933.security_here.xl710-2017-06-01_09-32-29.png" width="607" height="191" class="img" /></a></p>
Diktat von obenhttps://f.zz.de/posts/201309081314.diktat_von_oben/2013-09-08T11:15:11Z2013-09-08T11:14:18Z
<p>Da bin ich ja mal gespannt wie das ausgeht. Intel mischt sich in die Wayland/MIR Nummer ein. Ich habe
die MIR nummer ja immer fuer quatsch gehalten aber offensichtlich muss der Streit da weitergehen.</p>
<p><a href="http://www.heise.de/newsticker/meldung/Intel-gegen-Canonicals-neues-Grafiksystem-Mir-1952049.html">http://www.heise.de/newsticker/meldung/Intel-gegen-Canonicals-neues-Grafiksystem-Mir-1952049.html</a></p>
8A je mm²https://f.zz.de/posts/201305140943.8a_je_mm/2013-05-14T07:43:57Z2013-05-14T07:43:09Z
<p><a href="http://www.psma.com/sites/default/files/uploads/tech-forums-nanotechnology/resources/400a-fully-integrated-silicon-voltage-regulator.pdf">http://www.psma.com/sites/default/files/uploads/tech-forums-nanotechnology/resources/400a-fully-integrated-silicon-voltage-regulator.pdf</a></p>
<p>Spannend - Den Spannungsregler mit "on die" - Und die mach 8A je mm² und
insgesamt bis zu 400A - Ich hätte gedacht das das eine Xeon CPU und kein
Schweißgerät ist.</p>